Рубрики

ВОРОТА | GATE CS 2011 | Вопрос 21

Рассмотрим гипотетический процессор с инструкцией типа LW R1, 20 (R2), который во время выполнения считывает 32-разрядное слово из памяти и сохраняет его в 32-разрядном регистре R1. Эффективный адрес ячейки памяти получается добавлением константы 20 и содержимого регистра R2. Что из следующего лучше всего отражает режим адресации, реализованный этой инструкцией для операнда в памяти?
(A) Немедленное обращение
(B) Регистрация адресации
(C) Зарегистрировать косвенную масштабированную адресацию
(D) Базовая индексированная адресация

Ответ: (D)
Объяснение: http://espressocode.top/forums/topic/a-gate-2011-question-about-computer-architecture/
Тест на этот вопрос

Рекомендуемые посты:

ВОРОТА | GATE CS 2011 | Вопрос 21

0.00 (0%) 0 votes